flipflop相关论文
介绍了一种设计同步时序逻辑电路的方法。该方法之关键在于直接从时序电路的状态转换图获得了J-K,D和T触发器的激励方程式。采用该方法设......
提出了一种具有在输出的三值维持阻塞JK触发器电路,描述了该触发器电路的设计,对由TTL门电路组成的试验电路进行了计算机模拟和测试,结果表......
本文从消除时钟信号冗余跳为而致的无效功耗的要求出发,提出双边沿触发器的设计思想与基于与非门的逻辑设计。用PSPICE程序模拟证实了该种......
本文利用时钟信号的竞争冒险现象,提出了CMOS时钟信号竞争型三值D型边沿触发器的逻辑设计,通过PSPICE程序模拟,主宰了该设计具有正确的逻辑功能,而......
提出了一种只使用单个锁存器的CMOS三值D型边沿触发器设计,该电路是通过时钟信号的上升沿后产生的窄脉冲使锁存器瞬时导通完成取样......
序列信号发生器一般用触发器加组合逻辑电路的方法设计,电路设计和实现较为复杂.借助典型移存型序列信号发生器设计方法,通过定义P......
从计数器的级联方式入手 ,讨论了计数器级联的两个规律 ,并把它应用于计数器电路的设计中 ,可以充分利用已设计过的或现有的集成电......
随着VLSI设计的发展,设计师时常需要面临不同时钟域之间信号传输和异步复位/置位等情况,在这类情况下,电路就有可能出现亚稳态.为......
简要介绍了步进电机及其驱动系统 ,以正反转控制四相八拍脉冲分配为例 ,详细分析了脉冲分配器的设计原理 ,用 D边沿触发器和逻辑门......
提出了一种基于灵敏放大器的新型触发器,和其它触发器相比,该触发器在近似相等的功耗下能以更快的速度工作,并且共所需要的MOS管少,芯......
提出了一种设计同步时序逻辑电路的新方法。根据触发器(FF)基本特性,可从电路的状态转换图上直接求得触发器置位、复位函数,进而确定触发......